Trap管脚配置说明

Atlas 200I A2 加速模块通过如下两个管脚区分芯片应用形态,当前Atlas 200I A2 加速模块默认该管脚下拉,底板外设使用时,该Trap管脚不能做上拉处理。

表1 Trap管脚说明

管脚序号

加速模块信号名

信号方向

信号类型

信号电平

Trap配置说明

使用说明

S53

SPI2_CLK

Output

LVCMOS

1.8V

上电Trap管脚,加速模块内部已下拉

上电完成后,可复用为SPI或GPIO

S54

SPI2_MOSI

Output

LVCMOS

1.8V

上电Trap管脚,加速模块内部已下拉

上电完成后,可复用为SPI或GPIO